SlideShare una empresa de Scribd logo
7
Lo más leído
9
Lo más leído
10
Lo más leído
UNIVERSIDAD POLITECNICA SALESIANA

        INGENIERÍA ELECTRÓNICA




                  NOMBRE
             CRIOLLO O.CHRISTIAN




                  MATERIA
           ELECTRONICA ANALOGICA II




                 PRACTICA 1
              EL TRANSISTOR FET




                   GRUPO
                      1




              SEPT 11 - FEB 11
UNIVERSIDAD POLITECNICA SALESIANA

                                   INGENIERIA ELECTRONICA

                                               PRACTICA 1

1. TEMA
   “El Transistor FET”

2. OBJETIVOS
     Diseñar, comprobar, simular y calcular el funcionamiento de los siguientes circuitos de
     polarización con el transistor FET.

            a. Polarización con dos fuentes.

            b. Polarización con resistencia source y auto polarización.

            c. Polarización con divisor de tensión.

            d. Polarización con fuente doble positiva y negativa.

3. MARCO TEORICO

TRANSISTORES DE EFECTO DE CAMPO “FET”

Los transistores de efecto de campo son dispositivos triterminales en los que la corriente principal
se controla mediante una tensión. Los símbolos de este tipo de dispositivos son:




PRINCIPIO DE OPERACION DEL NJFET

Región de corte

Aplicando una tensión VGS negativa aumentamos la anchura de la zona de deplección, con lo que
disminuye la anchura del canal N de conducción.

Si el valor de VGS se hace lo suficientemente negativo, la región de agotamiento se extenderá
completamente a través del canal, con lo que la resistencia del mismo se hará infinita y se
impedirá el paso de ID(Figura 1). El potencial al que sucede este fenómeno se denomina potencial
de bloqueo (PinchVoltage, VP).




        Figura 1: Esquema del transistor JFET de canal N polarizado con la tensión de bloqueo

Por lo tanto, para valores más negativos que VP el transistor NJFET se encuentra polarizado en
la región de corte, y la corriente de drenaje resulta ser nula.

Región lineal

Si en la estructura de la Figura 1 se aplica una tensión VDS mayor que cero, aparecerá una corriente
circulando en el sentido del drenaje a la fuente, corriente que llamaremos ID. El valor de dicha
corriente estará limitado por la resistencia del canal N de conducción. En este caso pueden
distinguirse dos situaciones según sea VDS grande o pequeña en comparación con VGS.

        Valores pequeños del voltaje drenaje-fuente

La Figura 2 presenta la situación que se obtiene cuando se polariza la unión GS con una tensión
negativa, mientras que se aplica una tensión entre D y S menor.




                Figura 2:Esquema del transistor JFET de canal N polarizado con VGS < 0

Por el terminal de puerta (G) no circula más que la corriente de fuga del diodo GS, que en una
primera          aproximación        podemos          considerar        despreciable.       La
corriente ID presentaunadobledependencia:

         La corriente ID es directamente proporcional al valor de VDS
La anchura del canal es proporcional a la diferencia entre VGS y VP. Como ID está limitada
        por la resistencia del canal, cuanto mayor sea VGS - VP, mayor será la anchura del canal, y
        mayor la corriente obtenida.

Los dos puntos anteriores se recogen en la siguiente expresión:




Por lo tanto, en la región lineal obtenemos una corriente directamente proporcional a VGS y a VDS.

       Valores altos del voltaje drenaje-fuente

Cuando se aplica un voltaje VDS al canal de 5 voltios, por ejemplo, este se distribuye a lo largo del
canal, es decir, en las proximidades del terminal D la tensión será de 5 V, pero a medio camino la
corriente circulante habrá reducido su potencial a la mitad (2,5 V), y en el terminal S el potencial
será nulo. Por otra parte, si VGS es negativa (- 2 V, por ejemplo), la tensión se distribuirá
uniformemente a lo largo de la zona P, al no existir ninguna corriente (Figura 3).




        Figura 3: Esquema del transistor JFET de canal N polarizado con VGS = -2 V y VDS = 5 V

En las proximidades del terminal S la tensión inversa aplicada es de 2 V, que se corresponde con
la VGS = -2 V. Sin embargo, conforme nos acercamos a D esta tensión aumenta: en la mitad del
canal es de 4,5 V, y en D alcanza 7 V. La polarización inversa aplicada al canal no es constante,
con lo que la anchura de la zona de deplección tampoco lo será (Figura 4). Cuando VDS es
pequeña, esta diferencia de anchuras no afecta a la conducción en el canal, pero cuando aumenta,
la variación de la sección de conducción hace que la corriente de drenaje sea una función no lineal
de VDS, y que disminuya con respecto a la obtenida sin tener en cuenta este efecto.




        Figura 4: Esquema del transistor JFET de canal N en la región de conducción no lineal
Región de saturación

Si VDS se incrementa más, se llegará a un punto donde el espesor del canal en el extremo del
drenaje se acerque a cero. A partir de ese momento, la corriente se mantiene independiente
de VDS, puesto que los incrementos de tensión provocan un mayor estrechamiento del canal, con
lo que la resistencia global aumenta (Figura 5).




        Figura 5: Esquema del transistor JFET de canal N en la región de corriente constante

La región de saturación se da cuando se estrangula el canal en el drenaje, lo que sucede cuando la
tesión puerta-drenaje es más negativa que VP, es decir:

VGD < VP => VGS - VDS < VP => VDS > VGS - VP

CURVAS CARACTERISTICAS

En primer lugar, en la representación de ID frente a VGS, para una VDS dada, se aprecia claramente
el paso de la región de corte a la de saturación (Figura 6). En la práctica sólo se opera en el
segundo cuadrante de la gráfica, puesto que el primero la VGS positiva hace crecer rápidamente IG.




                          Figura 6: Característica VGS - ID del transistor NJFET

En la característica VDS - ID del transistor NJFET se observa la diferencia entre las regiones lineal y
de saturación (Figura 7). En la región lineal, para una determinada VGS, la corriente crece
proporcionalmente a la tensión VDS. Sin embargo, este crecimiento se atenúa hasta llegar a ser
nulo: se alcanza el valor de saturación, en donde ID sólo depende de VGS.
Figura 7: Característica VDS - ID del transistor NJFET

Ecuación de Shockley:




Donde:

         Vp es la tensión de puerta que produce el corte en el transistor FET.
         IDSS es la corriente máxima de drenador que circula por el transistor, al aumentar VDS,
         cuando la polarización de la puerta es VSG= 0 vol

Ventajas del FET
   1. Son dispositivos controlados por tensión con una impedancia de entrada muy elevada
   2. Los FET son más estables con la temperatura que los BJT.
   3. Los FET son más fáciles de fabricar que los BJT pues precisan menos pasos y permiten
       integrar más dispositivos en un CI.
   4. Los FET se comportan como resistencias controlados por tensión para valores pequeños
       de tensión drenaje-fuente.
   5. La alta impedancia de entrada de los FET les permite retener carga el tiempo suficiente
       para permitir su utilización como elementos de almacenamiento.
   6. Los FET de potencia pueden disipar una potencia mayor y conmutar corrientes grandes.
   7. La potencia de control es nula, es decir, no se absorbe corriente por el terminal de control.
   8. Una señal muy débil puede controlar el dispositivo.
   9. La tensión de control se emplea para crear un campo eléctrico.

Desventajas que limitan la utilización de los FET
   1. Los FET presentan una respuesta en frecuencia pobre debido a la alta capacidad de
       entrada.
   2. Los FET presentan una linealidad muy pobre, y en general son menos lineales que los BJT.
   3. Los FET se       pueden         dañar       debido   a       la electricidad     estática.
4. LISTA DE MATERIALES
   Los materiales utilizados están enumerados en la siguiente tabla y son de fácil adquisición

                                     LISTA DE MATERIALES
            Cantidad           Descripcion        Valor unitario             Total
                6             Transistor Fet          0.50                 Usd. 3.00
               20              Resistencias           0.03.                Usd 0.60
                1                 Cable               0.40                 Usd. 0.40


5. CALCULOS
   a. Polarización con Doble Fuente




Datos
b. Auto polarización con resistencia source




Datos
c. Auto polarización sin RS




Datos




d. Polarización con divisor de tensión.
Datos




RD=RS
e. Polarización con fuente doble positiva y negativa.




Datos




        V
6. SIMULACIONES

a.      Polarización con dos fuentes.




                                           Simulaciones
                                        VDD           12 V
                                        VDS          5.97 V
                                        VGS          -0.73 V
                                         ID         3.54 mA



     b. Autopolarización con RS
Simulaciones
                                   VDD           12 V
                                   VDS          5.93 V
                                   VGS         0.957 V
                                    ID         7.99mA

   Autopolarizacion sin RS




                                      Simulaciones
                                   VDD           12 V
                                   VDS          5.87 V
                                   VGS            0V
                                    ID         13.1mA

c. Polarización con divisor de tensión.
Simulaciones
                                     VDD           20 V
                                     VDS         10.092 V
                                     VGS         -0.534V
                                      ID         2.98mA


  d. Polarización con fuente doble positiva y negativa.




                                        Simulaciones
                                     VDD           12 V
                                     VDS          4.45 V
                                     VGS          -0.8 V
                                      ID         2.55mA
                                     VSS            4V




7. RESULTADOS

  a. Polarización con dos fuentes.

                                VDD (V)     VDS (V)       ID (mA)   VGS (V)
                  Calculado       12           6            3,5      -0,73
                  Medido         12,01       5,68           3,72     -0,75
                  Simulado        12         5,636         3,745     -0,73
                                             Tabla 1
Grafica 1


VP (V)       ID (mA)
  0              7
-0,75           3,5
-1,25          1,75
 -2,5            0
          Tabla2




         Grafica2




         Grafica 3
b. Autopolarización con RS.

                          VDD (V)    VDS (V)         ID (mA)   VGS (V)
           Calculado        12         6               7,74     -1,16
           Medido          12,02      5,99             7,59     -1,04
           Simulado         12        5,93             7,99    -0,957

                                         Tabla 3




                                         Grafica 4

                                VP (V)       ID (mA)
                                   0          15,48
                                 -1,2          7,74
                                  -2           3,87
                                  -4             0

                                          Tabla4




                                         Grafica5
Grafica 6



Autopolarizacion sin RS

                          VDD (V)       VDS (V)     ID (mA)   VGS (V)
         Calculado          12            6            13       0
         Medido            11,99         6,01        13,35      0
         Simulado           12           5,87         13,1      0
                                            Tabla 5




                                         Grafica 7


                                VP(v)         ID(mA)
                                  0              7
                                -0,75           3,5
                                -1,25           1,75
                                 -2,5            0

                                          Tabla 6
Grafica 8




                                          Grafica 9



c. Polarización con divisor de tensión.

                               VDD (V)    VDS (V)      ID (mA)   VGS (V)
                Calculado        20         10             3      -0,58
                Medido          19,83      10,08           3      -0,69
                Simulado         20       10,093        2,984    -0,534
                                           Tabla 7




                                          Grafica 10
VP (V)        ID(mA)
                                      0             6
                                    -0,6            3
                                     -1            1,5
                                     -2             0

                                             Tabla 8




                                            Grafica 11




                                            Grafica 12



d. Polarización con fuente doble positiva y negativa.

                    VDD (V)       VDS (V)        ID (mA)   VGS (V)   VSS (V)
     Calculado        12             4             2,65       -1       -4
     Medido          11,98          4,31           2,63     -0,74      -4
     Simulado         12           4,459           2,55      -0,8      -4

                                            Tabla 11
Grafica 13

VP (V)        ID(mA)
  0             2,65
-0,69          1,325
-1,15           0,66
 -2,3            0

          Tabla12




         Grafica 14




         Grafica 15
8. ANALISIS DE DATOS

Como podemos ver en las distintas graficas obtenidas a partir de los datos Simulados, Calculados
y Medidos, las variaciones de voltaje y de corriente son muy bajas, por lo general en el orden de
valores menores a 0.5.

Con estos resultados comprobamos que si hay como diseñar los circuitos de polarización del FET
en un punto de trabajo específico y obtener gran exactitud en los valores de salida.

Para facilitar los cálculos nos hemos impuesto que el punto de trabajo sea la midad del voltaje de
entrada, con ello las obtendremos desde el inicio los valores de Id y Vds.


9. CONCLUSIONES Y RECOMENDACIONES

Al término de esta práctica puedo decir que para obtener mediciones que sean exactas es
necesario de tener una gran precisión en el uso de las resistencias, ya que en algunos casos el
hecho de variar en unos cuantos ohmios la resistencia puede causar que los valores medidos, los
calculados y los simulados tengan una diferencia aceptable y por lo tanto no sean resultados
aceptables. Al comenzar es preferible sacar los parámetros de corriente máxima y de voltaje Vp de
cada uno de los transistores ya que el datasheet puede tener valores muy generales los cuales en
ocasiones pueden alejarse mucho de los valores reales.

CONCLUTIONS

At the end of this practice I can say that to obtain mensuration that are exact it is necessary of
having a great precision in the use of the resistances, because in some cases the fact of varying in
some ohms the resistance can cause that the measured mensuration, the calculated ones and the
simulatedones have an acceptable difference and therefore the mensuration will be wrong. At the
beginning it is preferable to take out the parameters of maximum current and of voltage Vp of
each one of the transistors since the datasheet can have very general prevailingwhich can go away
much of the actual values in occasions.


10. BIBLIOGRAFIA

    [1]Titulo: “ANALISIS INTRODUCTORIO DE CIRCUITOS”.Boylestad, Robert. 8va Edición, 1999

Más contenido relacionado

PPTX
Guias de ondas (2)
DOC
Sujetador y recortadores
PPT
Electronica polarizacion del fet
DOC
Cálculo de un enlace de fibra óptica
PDF
Modulador y demodulador ask
PPTX
Tipos de Ruido en las telecomunicaciones
PPT
Clase2 modelos-del-diodo
PDF
Lab4: Diseñar y construir un oscilador de cristal y un oscilador LC
Guias de ondas (2)
Sujetador y recortadores
Electronica polarizacion del fet
Cálculo de un enlace de fibra óptica
Modulador y demodulador ask
Tipos de Ruido en las telecomunicaciones
Clase2 modelos-del-diodo
Lab4: Diseñar y construir un oscilador de cristal y un oscilador LC

La actualidad más candente (20)

PDF
36908974 que-es-el-indice-de-modulacion
PDF
Conmutación telefónica
PPT
Codificación Convolucional, Decodificador de Viterbi y Turbo Código
PDF
1.1. El Diodo Ideal
PDF
Que es-la-multiplexacion
ODP
Guías de onda
DOCX
Resumen sobre la electricidad-Tecnologia
PPTX
Certificaciones internacionales en telecomunicaciones
PPTX
6.2 Propagacion de oonda en linea de transmision
PDF
Presentacion-Lineas-Transmision-Terminadas.pdf
DOC
Acoplamientos multietapas
DOCX
Analizador de espectro paper
DOC
Funciones De Bessel Y Regla De Carson
DOCX
Informe: Generador electrico
PPT
ANTENAS Y LINEAS DE TRANSMISION
PPTX
Datos y señales analogicas y digitales
PDF
Electrónica potencia 2
DOC
guía rectificador y voltage rizado
PDF
introduccion a las fibras opticas
36908974 que-es-el-indice-de-modulacion
Conmutación telefónica
Codificación Convolucional, Decodificador de Viterbi y Turbo Código
1.1. El Diodo Ideal
Que es-la-multiplexacion
Guías de onda
Resumen sobre la electricidad-Tecnologia
Certificaciones internacionales en telecomunicaciones
6.2 Propagacion de oonda en linea de transmision
Presentacion-Lineas-Transmision-Terminadas.pdf
Acoplamientos multietapas
Analizador de espectro paper
Funciones De Bessel Y Regla De Carson
Informe: Generador electrico
ANTENAS Y LINEAS DE TRANSMISION
Datos y señales analogicas y digitales
Electrónica potencia 2
guía rectificador y voltage rizado
introduccion a las fibras opticas
Publicidad

Similar a Transistor FET (20)

PDF
Electronica-digital-y-microprogramable-Transistores1.pdf
PPT
Electronica analisis a pequeña señal fet
PPTX
Transistores
PDF
Transistores
PDF
Mosfet Jfet
DOC
Informe final diseño electrónico 1
DOCX
Los transistores de efecto de campo
PDF
Electrónica: Dispositivos de control
PDF
Electrónica: Dispositivos de control.pdf
PPTX
Transistores
PDF
EA1-U3A.pdfsadsewqffve2fff23ef v fr23eevfd fee
PDF
Transistoresfet
PDF
Polarizacion fet
PPTX
Transistores
PPTX
Transistores
PPTX
DOCX
Transistor de efecto de campo mosfet y ffet
DOCX
Transistor de efecto de campo mosfet y ffet
PDF
presentacion de campo.pdf
PDF
Electronica-digital-y-microprogramable-Transistores1.pdf
Electronica analisis a pequeña señal fet
Transistores
Transistores
Mosfet Jfet
Informe final diseño electrónico 1
Los transistores de efecto de campo
Electrónica: Dispositivos de control
Electrónica: Dispositivos de control.pdf
Transistores
EA1-U3A.pdfsadsewqffve2fff23ef v fr23eevfd fee
Transistoresfet
Polarizacion fet
Transistores
Transistores
Transistor de efecto de campo mosfet y ffet
Transistor de efecto de campo mosfet y ffet
presentacion de campo.pdf
Publicidad

Transistor FET

  • 1. UNIVERSIDAD POLITECNICA SALESIANA INGENIERÍA ELECTRÓNICA NOMBRE CRIOLLO O.CHRISTIAN MATERIA ELECTRONICA ANALOGICA II PRACTICA 1 EL TRANSISTOR FET GRUPO 1 SEPT 11 - FEB 11
  • 2. UNIVERSIDAD POLITECNICA SALESIANA INGENIERIA ELECTRONICA PRACTICA 1 1. TEMA “El Transistor FET” 2. OBJETIVOS Diseñar, comprobar, simular y calcular el funcionamiento de los siguientes circuitos de polarización con el transistor FET. a. Polarización con dos fuentes. b. Polarización con resistencia source y auto polarización. c. Polarización con divisor de tensión. d. Polarización con fuente doble positiva y negativa. 3. MARCO TEORICO TRANSISTORES DE EFECTO DE CAMPO “FET” Los transistores de efecto de campo son dispositivos triterminales en los que la corriente principal se controla mediante una tensión. Los símbolos de este tipo de dispositivos son: PRINCIPIO DE OPERACION DEL NJFET Región de corte Aplicando una tensión VGS negativa aumentamos la anchura de la zona de deplección, con lo que disminuye la anchura del canal N de conducción. Si el valor de VGS se hace lo suficientemente negativo, la región de agotamiento se extenderá completamente a través del canal, con lo que la resistencia del mismo se hará infinita y se
  • 3. impedirá el paso de ID(Figura 1). El potencial al que sucede este fenómeno se denomina potencial de bloqueo (PinchVoltage, VP). Figura 1: Esquema del transistor JFET de canal N polarizado con la tensión de bloqueo Por lo tanto, para valores más negativos que VP el transistor NJFET se encuentra polarizado en la región de corte, y la corriente de drenaje resulta ser nula. Región lineal Si en la estructura de la Figura 1 se aplica una tensión VDS mayor que cero, aparecerá una corriente circulando en el sentido del drenaje a la fuente, corriente que llamaremos ID. El valor de dicha corriente estará limitado por la resistencia del canal N de conducción. En este caso pueden distinguirse dos situaciones según sea VDS grande o pequeña en comparación con VGS.  Valores pequeños del voltaje drenaje-fuente La Figura 2 presenta la situación que se obtiene cuando se polariza la unión GS con una tensión negativa, mientras que se aplica una tensión entre D y S menor. Figura 2:Esquema del transistor JFET de canal N polarizado con VGS < 0 Por el terminal de puerta (G) no circula más que la corriente de fuga del diodo GS, que en una primera aproximación podemos considerar despreciable. La corriente ID presentaunadobledependencia: La corriente ID es directamente proporcional al valor de VDS
  • 4. La anchura del canal es proporcional a la diferencia entre VGS y VP. Como ID está limitada por la resistencia del canal, cuanto mayor sea VGS - VP, mayor será la anchura del canal, y mayor la corriente obtenida. Los dos puntos anteriores se recogen en la siguiente expresión: Por lo tanto, en la región lineal obtenemos una corriente directamente proporcional a VGS y a VDS.  Valores altos del voltaje drenaje-fuente Cuando se aplica un voltaje VDS al canal de 5 voltios, por ejemplo, este se distribuye a lo largo del canal, es decir, en las proximidades del terminal D la tensión será de 5 V, pero a medio camino la corriente circulante habrá reducido su potencial a la mitad (2,5 V), y en el terminal S el potencial será nulo. Por otra parte, si VGS es negativa (- 2 V, por ejemplo), la tensión se distribuirá uniformemente a lo largo de la zona P, al no existir ninguna corriente (Figura 3). Figura 3: Esquema del transistor JFET de canal N polarizado con VGS = -2 V y VDS = 5 V En las proximidades del terminal S la tensión inversa aplicada es de 2 V, que se corresponde con la VGS = -2 V. Sin embargo, conforme nos acercamos a D esta tensión aumenta: en la mitad del canal es de 4,5 V, y en D alcanza 7 V. La polarización inversa aplicada al canal no es constante, con lo que la anchura de la zona de deplección tampoco lo será (Figura 4). Cuando VDS es pequeña, esta diferencia de anchuras no afecta a la conducción en el canal, pero cuando aumenta, la variación de la sección de conducción hace que la corriente de drenaje sea una función no lineal de VDS, y que disminuya con respecto a la obtenida sin tener en cuenta este efecto. Figura 4: Esquema del transistor JFET de canal N en la región de conducción no lineal
  • 5. Región de saturación Si VDS se incrementa más, se llegará a un punto donde el espesor del canal en el extremo del drenaje se acerque a cero. A partir de ese momento, la corriente se mantiene independiente de VDS, puesto que los incrementos de tensión provocan un mayor estrechamiento del canal, con lo que la resistencia global aumenta (Figura 5). Figura 5: Esquema del transistor JFET de canal N en la región de corriente constante La región de saturación se da cuando se estrangula el canal en el drenaje, lo que sucede cuando la tesión puerta-drenaje es más negativa que VP, es decir: VGD < VP => VGS - VDS < VP => VDS > VGS - VP CURVAS CARACTERISTICAS En primer lugar, en la representación de ID frente a VGS, para una VDS dada, se aprecia claramente el paso de la región de corte a la de saturación (Figura 6). En la práctica sólo se opera en el segundo cuadrante de la gráfica, puesto que el primero la VGS positiva hace crecer rápidamente IG. Figura 6: Característica VGS - ID del transistor NJFET En la característica VDS - ID del transistor NJFET se observa la diferencia entre las regiones lineal y de saturación (Figura 7). En la región lineal, para una determinada VGS, la corriente crece proporcionalmente a la tensión VDS. Sin embargo, este crecimiento se atenúa hasta llegar a ser nulo: se alcanza el valor de saturación, en donde ID sólo depende de VGS.
  • 6. Figura 7: Característica VDS - ID del transistor NJFET Ecuación de Shockley: Donde: Vp es la tensión de puerta que produce el corte en el transistor FET. IDSS es la corriente máxima de drenador que circula por el transistor, al aumentar VDS, cuando la polarización de la puerta es VSG= 0 vol Ventajas del FET 1. Son dispositivos controlados por tensión con una impedancia de entrada muy elevada 2. Los FET son más estables con la temperatura que los BJT. 3. Los FET son más fáciles de fabricar que los BJT pues precisan menos pasos y permiten integrar más dispositivos en un CI. 4. Los FET se comportan como resistencias controlados por tensión para valores pequeños de tensión drenaje-fuente. 5. La alta impedancia de entrada de los FET les permite retener carga el tiempo suficiente para permitir su utilización como elementos de almacenamiento. 6. Los FET de potencia pueden disipar una potencia mayor y conmutar corrientes grandes. 7. La potencia de control es nula, es decir, no se absorbe corriente por el terminal de control. 8. Una señal muy débil puede controlar el dispositivo. 9. La tensión de control se emplea para crear un campo eléctrico. Desventajas que limitan la utilización de los FET 1. Los FET presentan una respuesta en frecuencia pobre debido a la alta capacidad de entrada. 2. Los FET presentan una linealidad muy pobre, y en general son menos lineales que los BJT. 3. Los FET se pueden dañar debido a la electricidad estática.
  • 7. 4. LISTA DE MATERIALES Los materiales utilizados están enumerados en la siguiente tabla y son de fácil adquisición LISTA DE MATERIALES Cantidad Descripcion Valor unitario Total 6 Transistor Fet 0.50 Usd. 3.00 20 Resistencias 0.03. Usd 0.60 1 Cable 0.40 Usd. 0.40 5. CALCULOS a. Polarización con Doble Fuente Datos
  • 8. b. Auto polarización con resistencia source Datos
  • 9. c. Auto polarización sin RS Datos d. Polarización con divisor de tensión.
  • 11. e. Polarización con fuente doble positiva y negativa. Datos V
  • 12. 6. SIMULACIONES a. Polarización con dos fuentes. Simulaciones VDD 12 V VDS 5.97 V VGS -0.73 V ID 3.54 mA b. Autopolarización con RS
  • 13. Simulaciones VDD 12 V VDS 5.93 V VGS 0.957 V ID 7.99mA Autopolarizacion sin RS Simulaciones VDD 12 V VDS 5.87 V VGS 0V ID 13.1mA c. Polarización con divisor de tensión.
  • 14. Simulaciones VDD 20 V VDS 10.092 V VGS -0.534V ID 2.98mA d. Polarización con fuente doble positiva y negativa. Simulaciones VDD 12 V VDS 4.45 V VGS -0.8 V ID 2.55mA VSS 4V 7. RESULTADOS a. Polarización con dos fuentes. VDD (V) VDS (V) ID (mA) VGS (V) Calculado 12 6 3,5 -0,73 Medido 12,01 5,68 3,72 -0,75 Simulado 12 5,636 3,745 -0,73 Tabla 1
  • 15. Grafica 1 VP (V) ID (mA) 0 7 -0,75 3,5 -1,25 1,75 -2,5 0 Tabla2 Grafica2 Grafica 3
  • 16. b. Autopolarización con RS. VDD (V) VDS (V) ID (mA) VGS (V) Calculado 12 6 7,74 -1,16 Medido 12,02 5,99 7,59 -1,04 Simulado 12 5,93 7,99 -0,957 Tabla 3 Grafica 4 VP (V) ID (mA) 0 15,48 -1,2 7,74 -2 3,87 -4 0 Tabla4 Grafica5
  • 17. Grafica 6 Autopolarizacion sin RS VDD (V) VDS (V) ID (mA) VGS (V) Calculado 12 6 13 0 Medido 11,99 6,01 13,35 0 Simulado 12 5,87 13,1 0 Tabla 5 Grafica 7 VP(v) ID(mA) 0 7 -0,75 3,5 -1,25 1,75 -2,5 0 Tabla 6
  • 18. Grafica 8 Grafica 9 c. Polarización con divisor de tensión. VDD (V) VDS (V) ID (mA) VGS (V) Calculado 20 10 3 -0,58 Medido 19,83 10,08 3 -0,69 Simulado 20 10,093 2,984 -0,534 Tabla 7 Grafica 10
  • 19. VP (V) ID(mA) 0 6 -0,6 3 -1 1,5 -2 0 Tabla 8 Grafica 11 Grafica 12 d. Polarización con fuente doble positiva y negativa. VDD (V) VDS (V) ID (mA) VGS (V) VSS (V) Calculado 12 4 2,65 -1 -4 Medido 11,98 4,31 2,63 -0,74 -4 Simulado 12 4,459 2,55 -0,8 -4 Tabla 11
  • 20. Grafica 13 VP (V) ID(mA) 0 2,65 -0,69 1,325 -1,15 0,66 -2,3 0 Tabla12 Grafica 14 Grafica 15
  • 21. 8. ANALISIS DE DATOS Como podemos ver en las distintas graficas obtenidas a partir de los datos Simulados, Calculados y Medidos, las variaciones de voltaje y de corriente son muy bajas, por lo general en el orden de valores menores a 0.5. Con estos resultados comprobamos que si hay como diseñar los circuitos de polarización del FET en un punto de trabajo específico y obtener gran exactitud en los valores de salida. Para facilitar los cálculos nos hemos impuesto que el punto de trabajo sea la midad del voltaje de entrada, con ello las obtendremos desde el inicio los valores de Id y Vds. 9. CONCLUSIONES Y RECOMENDACIONES Al término de esta práctica puedo decir que para obtener mediciones que sean exactas es necesario de tener una gran precisión en el uso de las resistencias, ya que en algunos casos el hecho de variar en unos cuantos ohmios la resistencia puede causar que los valores medidos, los calculados y los simulados tengan una diferencia aceptable y por lo tanto no sean resultados aceptables. Al comenzar es preferible sacar los parámetros de corriente máxima y de voltaje Vp de cada uno de los transistores ya que el datasheet puede tener valores muy generales los cuales en ocasiones pueden alejarse mucho de los valores reales. CONCLUTIONS At the end of this practice I can say that to obtain mensuration that are exact it is necessary of having a great precision in the use of the resistances, because in some cases the fact of varying in some ohms the resistance can cause that the measured mensuration, the calculated ones and the simulatedones have an acceptable difference and therefore the mensuration will be wrong. At the beginning it is preferable to take out the parameters of maximum current and of voltage Vp of each one of the transistors since the datasheet can have very general prevailingwhich can go away much of the actual values in occasions. 10. BIBLIOGRAFIA [1]Titulo: “ANALISIS INTRODUCTORIO DE CIRCUITOS”.Boylestad, Robert. 8va Edición, 1999