REFERENCEの等価回路モデリング
Copyright (C) Siam Bee Technologies
2016
1
1.PWM ICのデバイスモデリング
1.1 Start Up
1.2 UVLO
1.3 OVP
1.4 REFERENCE
1.5 Oscillator
1.6 RSQB Flip Flop
1.7 SRQ Flip Flop
1.8 HYSTERESIS COMPARATOR
1.9 Output Drive
1.10 Delay
1.11 2INPUT COMPARATOR
1.12 2INPUT OR GATE
1.13 3INPUT COMPARATOR
1.14 4INPUT NOR GATE
2016年3月17日
ビー・テクノロジー
http://www.beetech.info/
PWM ICのデバイスモデリング
2
Copyright (C) Siam Bee Technologies
2016
ICのABMモデリング
基本構成ブロックのモデリング
フライバックコンバータのシミュレーション
フライバックコンバータのシミュレーション
3
ICのデバイスモデリング
Copyright (C) Siam Bee Technologies
2016
ICの事例(モータ・ドライバ・IC):ブロック図+機能スペックから等価回路モデリング
4
ABMのデバイスモデリング
[事例]デジタル素子
Copyright (C) Siam Bee Technologies
2016
AND2_ABM
IN+
IN-
OUT+
OUT-
E1
IF(V(1)>1.08 & V(2)>1.08, {VOH}, {VOL})
EVALUE
R1
10
C1
10p
000
3
1
2
PARAMETERS:
VOL = 0VOH = 2.5
IN+
IN-
OUT+
OUT-
E2
IF(V(1)>1.08, {VOL}, {VOH})
EVALUE
R2
10
C2
10p
000
1 2
PARAMETERS:
VOL = 0VOH = 2.5
V1
TD = {1/FREQ}
TF = 1n
PW = {D/FREQ}
PER = {1/FREQ}
V1 = 0
TR = 1n
V2 = 1.709
0
{tdly /1k}
0
Rdly 2
1k
N3
0
Cdly 2
{tdly /1k}
N1
VOL = 0
U2
AN
N2
U5
INV_ABM
VOH = 1.709
VOL = 0
INV_ABM
端子1 端子2 端子3
H H H
L H L
H L L
L L L
端子1 端子2
H L
L H
5
1.PWM ICのデバイスモデリング
4INPUT NOR GATE
RSQB Flip Flop
SRQ Flip Flop
2INPUT COMPARATOR
OVP
Oscillator
REFERENCE
Delay
UVLO
Start Up
3INPUT COMPARATOR
2INPUT OR GATE
Output Drive
HYSTERESIS COMPARATOR
Current Mode PWM Control
Low Operating Current Max: 4m[A]
UVLO:12[V]/8[V]
Soft Start Function
Over Voltage Protection 19[V]
Copyright (C) Siam Bee Technologies
2016
IN+
IN-
OUT+
OUT-
E1
if (V(REFERENCE_INPUT)>4,{VREF},0)
EVALUE
R1
100MEG
R2
100MEGV1
TD = 0
TF = 10u
PW = 10n
PER = 20.01u
V1 = 0
TR = 10u
V2 = 10
0 000 0
REFERENCE_OUTPUT
PARAMETERS:
VREF = 5
REFERENCE
V V
REFERENCE_INPUT
6
1.PWM ICのデバイスモデリング
1.4 REFERENCE(参照電圧)
一定の電圧を出力する電子回路である。
等価回路図
Copyright (C) Siam Bee Technologies
2016
7
*$
* PART NUMBER: REFERENCE
* COMPONENTS: REFERENCE
* MANUFACTURER: Bee Technologies
* All Rights Reserved Copyright (C) Bee Technologies Inc. 2014
.SUBCKT REFERENCE REFERENCE_INPUT REFERENCE_OUTPUT
R_R2 0 REFERENCE_INPUT 100MEG
E_E1 REFERENCE_OUTPUT 0 VALUE { if(V(REFERENCE_INPUT)>4,{VREF},0) }
.PARAM vref=5
.ENDS REFERENCE
*$
1.PWM ICのデバイスモデリング
1.4 REFERENCE(参照電圧)
シンボル図
ネットリスト
Copyright (C) Siam Bee Technologies
2016
8
1.PWM ICのデバイスモデリング
1.4 REFERENCE(参照電圧)
評価回路図
Copyright (C) Siam Bee Technologies
2016
Input
Output
9
1.PWM ICのデバイスモデリング
1.4 REFERENCE(参照電圧)
シミュレーション結果
Copyright (C) Siam Bee Technologies
2016

More Related Content

PDF
Oscillatorの等価回路モデリング
PDF
LTspiceを活用したULVOの等価回路モデル作成方法
PDF
LTspiceを活用したスタートアップ機能の等価回路モデル
PDF
LTspiceを活用したOVPの等価回路モデリング
PDF
PDF
HYSTERESIS COMPARATORの等価回路モデル
PDF
REFERENCEの等価回路モデル
PDF
Delayの等価回路モデル
Oscillatorの等価回路モデリング
LTspiceを活用したULVOの等価回路モデル作成方法
LTspiceを活用したスタートアップ機能の等価回路モデル
LTspiceを活用したOVPの等価回路モデリング
HYSTERESIS COMPARATORの等価回路モデル
REFERENCEの等価回路モデル
Delayの等価回路モデル

What's hot (20)

PDF
2INPUT COMPARATORの等価回路モデル
PDF
2INPUT OR GATEの等価回路モデル
PDF
Oscillatorの等価回路モデル
PDF
LTspiceを活用したスタートアップ機能の等価回路モデル
PDF
LTspiceを活用したULVOの等価回路モデルの作成方法
PPT
REFERENCEの等価回路モデル
PDF
Rsqb flip flopの等価回路モデル
PPT
OVPの等価回路モデリング(PPT)
PDF
SRQ Flip Flopの等価回路モデル
PPTX
自動車業界向けSPICE(MATLAB)を活用したEV・HEVシミュレーションセミナー資料
PPT
RSQB Flip Flopの等価回路モデル
PPT
UVLOの等価回路モデル作成方法
PPT
スタートアップ機能の等価回路モデル
PPT
ULVOの等価回路モデル
PDF
アセンブラ短歌(第2回APASEC+第2期サイボウズ・ラボユース合同勉強会)
PDF
IGBTモデリングサービスに必要な電気的特性
PPTX
トルク及び回転数の表示方法について(PSpice)
PDF
ZynqMPのブートとパワーマネージメント : (ZynqMP Boot and Power Management)
PPTX
リチウムイオン電池のLTspiceモデルを体験しよう
PDF
AVRマイコン入門
2INPUT COMPARATORの等価回路モデル
2INPUT OR GATEの等価回路モデル
Oscillatorの等価回路モデル
LTspiceを活用したスタートアップ機能の等価回路モデル
LTspiceを活用したULVOの等価回路モデルの作成方法
REFERENCEの等価回路モデル
Rsqb flip flopの等価回路モデル
OVPの等価回路モデリング(PPT)
SRQ Flip Flopの等価回路モデル
自動車業界向けSPICE(MATLAB)を活用したEV・HEVシミュレーションセミナー資料
RSQB Flip Flopの等価回路モデル
UVLOの等価回路モデル作成方法
スタートアップ機能の等価回路モデル
ULVOの等価回路モデル
アセンブラ短歌(第2回APASEC+第2期サイボウズ・ラボユース合同勉強会)
IGBTモデリングサービスに必要な電気的特性
トルク及び回転数の表示方法について(PSpice)
ZynqMPのブートとパワーマネージメント : (ZynqMP Boot and Power Management)
リチウムイオン電池のLTspiceモデルを体験しよう
AVRマイコン入門
Ad

Viewers also liked (15)

PPTX
HEV-Inverter Li-Ion Battery Simulation using PSpice
PPTX
降圧回路(フィードバック)シミュレーション
PDF
SPICE MODEL of 3P4MH in SPICE PARK
PPTX
影の影響による太陽光システムの出力特性のバイパス・ダイオードの効果について
PPTX
太陽光システムの影のシミュレーション
PPTX
HEV-Inverter Ni-MH and Lead-Acid Battery Using PSpice
PPTX
Device Modeling of EL7158
PDF
LTspiceでサイリスタをシミュレーション
PPTX
2015年8月度スパイス・パークのアップデート計画
PPTX
PSpiceモデルをLTspiceでも互換性を持たせる方法
PPTX
電源回路のデバイスモデリングとLTspiceを活用したノイズシミュレーション
PPTX
水晶振動子のシミュレーション
PPTX
ルネサスエレクトロニクスタッチソリューション起動方法
PPTX
設計支援を活用した半導体製品の販売について
PPTX
一定電力負荷モデル
HEV-Inverter Li-Ion Battery Simulation using PSpice
降圧回路(フィードバック)シミュレーション
SPICE MODEL of 3P4MH in SPICE PARK
影の影響による太陽光システムの出力特性のバイパス・ダイオードの効果について
太陽光システムの影のシミュレーション
HEV-Inverter Ni-MH and Lead-Acid Battery Using PSpice
Device Modeling of EL7158
LTspiceでサイリスタをシミュレーション
2015年8月度スパイス・パークのアップデート計画
PSpiceモデルをLTspiceでも互換性を持たせる方法
電源回路のデバイスモデリングとLTspiceを活用したノイズシミュレーション
水晶振動子のシミュレーション
ルネサスエレクトロニクスタッチソリューション起動方法
設計支援を活用した半導体製品の販売について
一定電力負荷モデル
Ad

Similar to REFERENCEの等価回路モデリング (17)

PDF
Output Driveの等価回路モデル
PDF
Bee Style:vol.007
PPTX
電通大セミナー 回路シミュレータの活用方法
PPTX
電気通信大学 VBセミナー 回路シミュレータの活用方法
PDF
IGBTのスパイスモデル
PPTX
Simplorerモデルのデバイスモデリング
PDF
Slide dist
PDF
改ざん検知暗号Minalpherの設計とIvy Bridge/Haswellでの最適化
PPT
PSpiceの活用方法 (2005年)
PPTX
自動車業界向けSPICE(MATLAB)を活用した EV・HEVシミュレーションセミナーのプレゼン資料
PDF
回路設計者からみた電子部品
PPT
LTspiceを活用したFCC電源回路シミュレーション
PDF
BeeStyle: vol.022
PPT
デバイスモデリングとは
PDF
ScalableCore system at SWoPP2010 BoF-2
DOC
2011年9月度社内デバイスモデリング教育
PDF
Bee Style:vol.010
Output Driveの等価回路モデル
Bee Style:vol.007
電通大セミナー 回路シミュレータの活用方法
電気通信大学 VBセミナー 回路シミュレータの活用方法
IGBTのスパイスモデル
Simplorerモデルのデバイスモデリング
Slide dist
改ざん検知暗号Minalpherの設計とIvy Bridge/Haswellでの最適化
PSpiceの活用方法 (2005年)
自動車業界向けSPICE(MATLAB)を活用した EV・HEVシミュレーションセミナーのプレゼン資料
回路設計者からみた電子部品
LTspiceを活用したFCC電源回路シミュレーション
BeeStyle: vol.022
デバイスモデリングとは
ScalableCore system at SWoPP2010 BoF-2
2011年9月度社内デバイスモデリング教育
Bee Style:vol.010

More from Tsuyoshi Horigome (20)

PPTX
Setting KPI of Estimation Department Division
PPTX
回路ブロック図の事例(PMBus 対応、周波数同期機能搭載、4.5V ~ 18V、20A 同期整流 SWIFT™ 降圧コンバータ)
PPTX
STHV64SW(STマイクロエレクトロニクス)のデータシートの要約について(Suitable for ultrasound imaging applic...
PDF
Safety Lock Circuits (LTspice + Explanation)
PPTX
H8500-based Scintillation Detection System (Block Diagram) by Bee Technologies
PPT
Package Design Design Kit 20100009 PWM IC by Bee Technologies
PDF
Wio LTE JP Version v1.3b- 4G, Cat.1, Espruino Compatible\202001935, PCBA;Wio ...
PDF
High-frequency high-voltage transformer outline drawing
PPTX
高周波回路のノイズ抑制について回路設計、基板設計、基板製造における対策方法について
PPTX
sub-GHz帯域(315MHzや920MHz)で使用する際のポイントについてのご説明
DOCX
Basic Flow Chart Shapes(Reference Memo)for word version
PPTX
Update 40 models( Solar Cell ) in SPICE PARK(JUL2024)
PPTX
SPICE PARK JUL2024 ( 6,866 SPICE Models )
PPTX
Update 33 models(General Diode ) in SPICE PARK(JUN2024)
PPTX
SPICE PARK JUN2024 ( 6,826 SPICE Models )
PPTX
KGIとKPIについて(営業の目標設定とKPIの商談プロセス) About KGI and KPI
PPTX
FedExで書類を送付する場合の設定について(オンライン受付にて登録する場合について)
PPTX
Update 46 models(Solar Cell) in SPICE PARK(MAY2024)
PPTX
SPICE PARK APR2024 ( 6,793 SPICE Models )
PPTX
Update 22 models(Schottky Rectifier ) in SPICE PARK(APR2024)
Setting KPI of Estimation Department Division
回路ブロック図の事例(PMBus 対応、周波数同期機能搭載、4.5V ~ 18V、20A 同期整流 SWIFT™ 降圧コンバータ)
STHV64SW(STマイクロエレクトロニクス)のデータシートの要約について(Suitable for ultrasound imaging applic...
Safety Lock Circuits (LTspice + Explanation)
H8500-based Scintillation Detection System (Block Diagram) by Bee Technologies
Package Design Design Kit 20100009 PWM IC by Bee Technologies
Wio LTE JP Version v1.3b- 4G, Cat.1, Espruino Compatible\202001935, PCBA;Wio ...
High-frequency high-voltage transformer outline drawing
高周波回路のノイズ抑制について回路設計、基板設計、基板製造における対策方法について
sub-GHz帯域(315MHzや920MHz)で使用する際のポイントについてのご説明
Basic Flow Chart Shapes(Reference Memo)for word version
Update 40 models( Solar Cell ) in SPICE PARK(JUL2024)
SPICE PARK JUL2024 ( 6,866 SPICE Models )
Update 33 models(General Diode ) in SPICE PARK(JUN2024)
SPICE PARK JUN2024 ( 6,826 SPICE Models )
KGIとKPIについて(営業の目標設定とKPIの商談プロセス) About KGI and KPI
FedExで書類を送付する場合の設定について(オンライン受付にて登録する場合について)
Update 46 models(Solar Cell) in SPICE PARK(MAY2024)
SPICE PARK APR2024 ( 6,793 SPICE Models )
Update 22 models(Schottky Rectifier ) in SPICE PARK(APR2024)

REFERENCEの等価回路モデリング

  • 1. REFERENCEの等価回路モデリング Copyright (C) Siam Bee Technologies 2016 1 1.PWM ICのデバイスモデリング 1.1 Start Up 1.2 UVLO 1.3 OVP 1.4 REFERENCE 1.5 Oscillator 1.6 RSQB Flip Flop 1.7 SRQ Flip Flop 1.8 HYSTERESIS COMPARATOR 1.9 Output Drive 1.10 Delay 1.11 2INPUT COMPARATOR 1.12 2INPUT OR GATE 1.13 3INPUT COMPARATOR 1.14 4INPUT NOR GATE 2016年3月17日 ビー・テクノロジー http://www.beetech.info/ PWM ICのデバイスモデリング
  • 2. 2 Copyright (C) Siam Bee Technologies 2016 ICのABMモデリング 基本構成ブロックのモデリング フライバックコンバータのシミュレーション フライバックコンバータのシミュレーション
  • 3. 3 ICのデバイスモデリング Copyright (C) Siam Bee Technologies 2016 ICの事例(モータ・ドライバ・IC):ブロック図+機能スペックから等価回路モデリング
  • 4. 4 ABMのデバイスモデリング [事例]デジタル素子 Copyright (C) Siam Bee Technologies 2016 AND2_ABM IN+ IN- OUT+ OUT- E1 IF(V(1)>1.08 & V(2)>1.08, {VOH}, {VOL}) EVALUE R1 10 C1 10p 000 3 1 2 PARAMETERS: VOL = 0VOH = 2.5 IN+ IN- OUT+ OUT- E2 IF(V(1)>1.08, {VOL}, {VOH}) EVALUE R2 10 C2 10p 000 1 2 PARAMETERS: VOL = 0VOH = 2.5 V1 TD = {1/FREQ} TF = 1n PW = {D/FREQ} PER = {1/FREQ} V1 = 0 TR = 1n V2 = 1.709 0 {tdly /1k} 0 Rdly 2 1k N3 0 Cdly 2 {tdly /1k} N1 VOL = 0 U2 AN N2 U5 INV_ABM VOH = 1.709 VOL = 0 INV_ABM 端子1 端子2 端子3 H H H L H L H L L L L L 端子1 端子2 H L L H
  • 5. 5 1.PWM ICのデバイスモデリング 4INPUT NOR GATE RSQB Flip Flop SRQ Flip Flop 2INPUT COMPARATOR OVP Oscillator REFERENCE Delay UVLO Start Up 3INPUT COMPARATOR 2INPUT OR GATE Output Drive HYSTERESIS COMPARATOR Current Mode PWM Control Low Operating Current Max: 4m[A] UVLO:12[V]/8[V] Soft Start Function Over Voltage Protection 19[V] Copyright (C) Siam Bee Technologies 2016
  • 6. IN+ IN- OUT+ OUT- E1 if (V(REFERENCE_INPUT)>4,{VREF},0) EVALUE R1 100MEG R2 100MEGV1 TD = 0 TF = 10u PW = 10n PER = 20.01u V1 = 0 TR = 10u V2 = 10 0 000 0 REFERENCE_OUTPUT PARAMETERS: VREF = 5 REFERENCE V V REFERENCE_INPUT 6 1.PWM ICのデバイスモデリング 1.4 REFERENCE(参照電圧) 一定の電圧を出力する電子回路である。 等価回路図 Copyright (C) Siam Bee Technologies 2016
  • 7. 7 *$ * PART NUMBER: REFERENCE * COMPONENTS: REFERENCE * MANUFACTURER: Bee Technologies * All Rights Reserved Copyright (C) Bee Technologies Inc. 2014 .SUBCKT REFERENCE REFERENCE_INPUT REFERENCE_OUTPUT R_R2 0 REFERENCE_INPUT 100MEG E_E1 REFERENCE_OUTPUT 0 VALUE { if(V(REFERENCE_INPUT)>4,{VREF},0) } .PARAM vref=5 .ENDS REFERENCE *$ 1.PWM ICのデバイスモデリング 1.4 REFERENCE(参照電圧) シンボル図 ネットリスト Copyright (C) Siam Bee Technologies 2016