SlideShare a Scribd company logo
Bahasa VHDL 1
BAHASA PEMROGRAMAN VHDL
- Hardware Description Language (HDL) adalah
bahasa yang dapat digunakan untuk
mendeskripsikan sebuah sistim digital, misal,
sebuah komputer atau komponen dari
komputer
- Ada 2 jenis bahasa HDL yang akan dibahas :
1. Verilog
2. VHDL
- Verilog HDL / VHDL adalah Bahasa
Pendeskripsi Perangkat Keras / Hardware
Description Language (HDL).
Bahasa VHDL 2
Verilog HDL
Struktur pemrograman Verilog sangat sederhana
Contoh 1: deskripsi sebuah full adder
module full_adder (c_out, s, a, b, c);
input a, b, c;
wire a, b, c;
output c_out, s;
wire c_out, s;
wire w1, w2, w3;
xor x1(w1, a, b);
xor x2(s, w1, c);
nand n1(w2, a, b);
nand n2(w3, w1, c);
nand n3(c_out, w3, w2);
endmodule
cout
s
b
a
c
Bahasa VHDL 3
Contoh 2: model D flip-flop
module d_ff (q, ck, D, CLR);
input ck, D, CLR;
output q;
reg q;
always @ (neged ck || neged CLR)
begin
if(!CLR)
q <= 0;
else
q <= D;
end
endmodule
ck
CLR
D Q
Bahasa VHDL 4
Contoh 3: 4 bit Adder
module adder_4_bit (c, sum, a, b);
input a, b;
output c, sum;
wire [3:0] a, b, sum;
wire c0, c1, c2, c;
full_adder f1(c0, sum[0], a[0], b[0],‘b0);
full_adder f2(c1, sum[1], a[1], b[1], c0);
full_adder f3(c2, sum[2], a[2], b[2], c1);
full_adder f4(c3, sum[3], a[3], b[3], c2);
endmodule
Fungsi full_adder() ada di contoh 1
Bahasa VHDL 5
VHDL
• Entity dan Architecture
• Modeling: Behavior ,
Structure dan data Flow
Struktur Pemrograman VHDL
Bahasa VHDL 6
Istilah-istilah VHDL
Entity
- blok bentuk bangunan dasar sebuah disain
- biasanya diletakkan di bagian paling atas program
- jika program berbentuk hierarchical, maka entity
di level yang lebih rendah merupakan bagian dari
entity dengan level yang lebih tinggi
Architecture
- mendeskripsikan lingkungan entity
- entity tunggal dapat memiliki banyak arsitektur
- arsitektur bisa berupa model behaviour atau struktural
Driver
- merupakan sumber sinyal
Bahasa VHDL 7
Configuration
- statement configuration digunakan untuk mengikat
komponen dengan pasangan entity-architecture
- Sebuah configuration bisa dinyatakan sebagai part list
dari sebuah disain
Package
- merupakan kumpulan dari tipe-tipe data dan
subprogram-subprogram (fungsi) yang digunakan
dalam sebuah desain
- Package berisi tool-tool untuk membangun sebuah
desain
Process
- Merupakan unit eksekusi VHDL
- Semua operasi yang ditampilkan dalam deskripsi VHDL
menggunakan satu atau lebih process
Bahasa VHDL 8
Entity
Contoh : Deskripsi Multiplexer
Entity mux is
PORT(a, b, c, d : IN BIT;
s0, s1 : OUT BIT;
x : OUT BIT);
END mux;
Bahasa VHDL 9
Architecture
Contoh : behaviour dari mux
Architecture dataflow OF mux IS
SIGNAL seleksi : INTEGER;
BEGIN
seleksi <= 0 when s0 = ‘0’ AND s1 = ‘0’ ELSE
1 when s0 = ‘1’ AND s1 = ‘0’ ELSE
2 when s0 = ‘0’ AND s1 = ‘1’ ELSE
3;
x <= a when seleksi = 0 ELSE
b when seleksi = 1 ELSE
c when seleksi = 2 ELSE
d;
END dataflow;
Bahasa VHDL 10
Program lengkap untuk deskripsi mux 4x1 :
Library ieee;
Use ieee.std_logic_1164.ALL;
Entity mux is
PORT(a, b, c, d : IN BIT;
s0, s1 : IN BIT;
x : OUT BIT);
END mux;
Architecture dataflow OF mux IS
SIGNAL seleksi : INTEGER;
BEGIN
seleksi <= 0 when s0 = ‘0’ AND s1 = ‘0’ ELSE
1 when s0 = ‘1’ AND s1 = ‘0’ ELSE
2 when s0 = ‘0’ AND s1 = ‘1’ ELSE
3;
x <= a when seleksi = 0 ELSE
b when seleksi = 1 ELSE
c when seleksi = 2 ELSE
d;
END dataflow;
Bahasa VHDL 11
Menggunakan Bahasa Pemrograman VHDL dengan
software WARP
1. Install software WARP ver 4
2. Akan didapatkan 3 file :Galaxy, Nova dan Warp Toolbar
3. Galaxy digunakan untuk editor program yang ditulis
4. Nova digunakan untuk proses simulasi setelah didapatkan
file JEDEC-nya(hasil dari compiling di Galaxy)
Bahasa VHDL 12
Memulai Editor Galaxy
Memulai file baru
Meng-compile
current file
Jenis device
yang tersedia
Bahasa VHDL 13
Tampilan Editor Galaxy
Jika seluruh program sudah diketik, simpan dengan nama baru.
Ekstensi yang dihasilkan adalah *.vhd.
File ini dapat di-compile dengan fasilitas “smart compile project”
Smart compile project
Bahasa VHDL 14
Untuk mendapatkan file JEDEC, masukkan file *.vhd
yang sudah dibuat tadi ke menu utama.
File Æ Add Æ pilih nama file (klik 2x) Æ OK
Pada tombol Set Top Æ klik nama file yang akan dicari JEDEC-nya
Compile dengan fasilitas tombol SMART
Bahasa VHDL 15
Menu proses compile file .vhd.
Pada menu ini ditunjukkan kesalahan-kesalahan syntax
pada program yang ditulis.
Jika ada kesalahan syntax, kembali ke program .vhd tadi, betulkan.
Ulangi compile lagi, sampai benar-benar didapatkan file JEDEC-
nya (dengan ekstensi *.jed)
Bahasa VHDL 16
Tutup proses compile JEDEC.
Panggil program NOVA untuk simulasi : Tool Æ Nova
Tampilan awal program Nova
Bahasa VHDL 17
Tampilan Timing Diagram pada Nova :
Input data
Input
selektor
output
Bahasa VHDL 18
• Nilai dari data-data input dapat dibuat dengan memberi
nilai logika “0” atau “1” pada masing-masing input.
• Pada tombol input, klik 1x sampai keluar garis putus-putus,
letakkan cursor pada garis diagram, drag ke arah kanan
sepanjang yang diinginkan. Akan muncul warna biru.
• Ketik “1” atau “0” sehingga garis akan menunjukkan
garis logika “1” atau “0”.
• Lakukan untuk semua tombol input.
• Untuk melakukan simulasi : Simulate Æ execute
• Akan muncul hasil simulasi pada diagram output
(berwarna merah)
Bahasa VHDL 19
Hasil simulasi mux 4x1 pada NOVA

More Related Content

PDF
Materi s-parameter
PDF
Finite Element Method (Metode Elemen Hingga)
PPT
Hand out sinyal & sistem
PDF
01 intro taylor_series
PDF
2 dasar praktikum sinyal dgn matlab
PPT
Deret Fourier
PPTX
Rangkaian Adder
PDF
Laporan Praktikum Flip Flop
Materi s-parameter
Finite Element Method (Metode Elemen Hingga)
Hand out sinyal & sistem
01 intro taylor_series
2 dasar praktikum sinyal dgn matlab
Deret Fourier
Rangkaian Adder
Laporan Praktikum Flip Flop

What's hot (20)

PDF
Bab 4 propagasi gelombang radio
PPTX
Dasar sistem telekomunikasi (modulasi)
PDF
metode euler
PPTX
konsep dasar sinyal dan sistem
PDF
2 deret fourier
PPT
bahasa pemrograman perangkat keras VHDL
PPTX
Matematika Rekayasa chapter 1
PPTX
PCM (Pulse Code Modulation)
PPT
9 sistem-komunikasi-bergerak
PPTX
Ekspansi kofaktor dan aturan cramer
PPTX
Matematika kelas x MATRIKS
PPT
Kuliah 3 alokasi frekuensi dan perambatan gelombang
PDF
sistem koordinat vektor (kartesian, silindris, bola)
PPTX
QAM (Quadratur Amplitude Modulation)
PDF
1 konsep sinyal
PDF
Laporan praktikum karakteristik dioda
PPTX
Inheritance, abstract class, interface
PDF
pemodelan state space
DOCX
DERET PANGKAT & METODE DERET PANGKAT
DOC
Persamaan lagrange dan hamilton
Bab 4 propagasi gelombang radio
Dasar sistem telekomunikasi (modulasi)
metode euler
konsep dasar sinyal dan sistem
2 deret fourier
bahasa pemrograman perangkat keras VHDL
Matematika Rekayasa chapter 1
PCM (Pulse Code Modulation)
9 sistem-komunikasi-bergerak
Ekspansi kofaktor dan aturan cramer
Matematika kelas x MATRIKS
Kuliah 3 alokasi frekuensi dan perambatan gelombang
sistem koordinat vektor (kartesian, silindris, bola)
QAM (Quadratur Amplitude Modulation)
1 konsep sinyal
Laporan praktikum karakteristik dioda
Inheritance, abstract class, interface
pemodelan state space
DERET PANGKAT & METODE DERET PANGKAT
Persamaan lagrange dan hamilton
Ad

Recently uploaded (20)

PPTX
Paparan Penyesuaian Juknis BOSP Tahun 2025
PDF
Digital Statecraft Menuju Indonesia Emas 2045: Diplomasi Digital, Ketahanan N...
PDF
Lembar Kerja Mahasiswa Konsep Sistem Operasi
PDF
Deck Rumah Pendidikan untuk Mendukung Program Prioritas Kemendikdasmen.pdf
PDF
2. Capaian-Pembelajaran-Koding-Dan-Kecerdasan-Artifisial-Pusbuk.pdf
PPTX
Keragaman kerajinan tangan mancanegara.pptx
DOCX
LKPD_Bab_1_Informatika_Kelas_9. : Informatika dan Keterampilan Generikdocx
PPTX
PPT Kurikulum Berbasis Cinta tahun 2025.
PDF
3. Buku Sekolah Sehat, sekolah sehat bagi madrasah
PDF
ANALISIS CP NO 046 TAHUN 2025 FASE C.pdf
PPTX
PPT SURAT AL FIL LOMBA MAPSI SEKOLAH DASAR
PPTX
2. Modul 2 Fase C Berpikir Komputasional.pptx
PPTX
Rancangan Kegiatan Kokurikuler SMP N 1 Karanggede
DOCX
CONTOH RANCANGAN MODUL PROYEK KOKURIKULER SMA 1.docx
PPTX
9ICP - Hubungan antara Pancasila dengan UUD 1945Bhinneka Tunggal Ika.pptx
PPTX
XI BAB 7 SISTEM PERNAPASAN pada kelas xi
PPTX
Modul 2. Berpikir Komputasional sebagai Dasar Koding untuk Kecerdasan Artifis...
DOCX
Modul Ajar Deep Learning Bahasa Inggris Lanjutan Kelas 11 SMA Terbaru 2025
DOCX
Modul Ajar Deep Learning Bahasa Inggris Kelas 12 SMA Terbaru 2025
DOCX
Modul Ajar Deep Learning PJOK Kelas 12 SMA Terbaru 2025
Paparan Penyesuaian Juknis BOSP Tahun 2025
Digital Statecraft Menuju Indonesia Emas 2045: Diplomasi Digital, Ketahanan N...
Lembar Kerja Mahasiswa Konsep Sistem Operasi
Deck Rumah Pendidikan untuk Mendukung Program Prioritas Kemendikdasmen.pdf
2. Capaian-Pembelajaran-Koding-Dan-Kecerdasan-Artifisial-Pusbuk.pdf
Keragaman kerajinan tangan mancanegara.pptx
LKPD_Bab_1_Informatika_Kelas_9. : Informatika dan Keterampilan Generikdocx
PPT Kurikulum Berbasis Cinta tahun 2025.
3. Buku Sekolah Sehat, sekolah sehat bagi madrasah
ANALISIS CP NO 046 TAHUN 2025 FASE C.pdf
PPT SURAT AL FIL LOMBA MAPSI SEKOLAH DASAR
2. Modul 2 Fase C Berpikir Komputasional.pptx
Rancangan Kegiatan Kokurikuler SMP N 1 Karanggede
CONTOH RANCANGAN MODUL PROYEK KOKURIKULER SMA 1.docx
9ICP - Hubungan antara Pancasila dengan UUD 1945Bhinneka Tunggal Ika.pptx
XI BAB 7 SISTEM PERNAPASAN pada kelas xi
Modul 2. Berpikir Komputasional sebagai Dasar Koding untuk Kecerdasan Artifis...
Modul Ajar Deep Learning Bahasa Inggris Lanjutan Kelas 11 SMA Terbaru 2025
Modul Ajar Deep Learning Bahasa Inggris Kelas 12 SMA Terbaru 2025
Modul Ajar Deep Learning PJOK Kelas 12 SMA Terbaru 2025
Ad

Bahasa pemrograman vhdl

  • 1. Bahasa VHDL 1 BAHASA PEMROGRAMAN VHDL - Hardware Description Language (HDL) adalah bahasa yang dapat digunakan untuk mendeskripsikan sebuah sistim digital, misal, sebuah komputer atau komponen dari komputer - Ada 2 jenis bahasa HDL yang akan dibahas : 1. Verilog 2. VHDL - Verilog HDL / VHDL adalah Bahasa Pendeskripsi Perangkat Keras / Hardware Description Language (HDL).
  • 2. Bahasa VHDL 2 Verilog HDL Struktur pemrograman Verilog sangat sederhana Contoh 1: deskripsi sebuah full adder module full_adder (c_out, s, a, b, c); input a, b, c; wire a, b, c; output c_out, s; wire c_out, s; wire w1, w2, w3; xor x1(w1, a, b); xor x2(s, w1, c); nand n1(w2, a, b); nand n2(w3, w1, c); nand n3(c_out, w3, w2); endmodule cout s b a c
  • 3. Bahasa VHDL 3 Contoh 2: model D flip-flop module d_ff (q, ck, D, CLR); input ck, D, CLR; output q; reg q; always @ (neged ck || neged CLR) begin if(!CLR) q <= 0; else q <= D; end endmodule ck CLR D Q
  • 4. Bahasa VHDL 4 Contoh 3: 4 bit Adder module adder_4_bit (c, sum, a, b); input a, b; output c, sum; wire [3:0] a, b, sum; wire c0, c1, c2, c; full_adder f1(c0, sum[0], a[0], b[0],‘b0); full_adder f2(c1, sum[1], a[1], b[1], c0); full_adder f3(c2, sum[2], a[2], b[2], c1); full_adder f4(c3, sum[3], a[3], b[3], c2); endmodule Fungsi full_adder() ada di contoh 1
  • 5. Bahasa VHDL 5 VHDL • Entity dan Architecture • Modeling: Behavior , Structure dan data Flow Struktur Pemrograman VHDL
  • 6. Bahasa VHDL 6 Istilah-istilah VHDL Entity - blok bentuk bangunan dasar sebuah disain - biasanya diletakkan di bagian paling atas program - jika program berbentuk hierarchical, maka entity di level yang lebih rendah merupakan bagian dari entity dengan level yang lebih tinggi Architecture - mendeskripsikan lingkungan entity - entity tunggal dapat memiliki banyak arsitektur - arsitektur bisa berupa model behaviour atau struktural Driver - merupakan sumber sinyal
  • 7. Bahasa VHDL 7 Configuration - statement configuration digunakan untuk mengikat komponen dengan pasangan entity-architecture - Sebuah configuration bisa dinyatakan sebagai part list dari sebuah disain Package - merupakan kumpulan dari tipe-tipe data dan subprogram-subprogram (fungsi) yang digunakan dalam sebuah desain - Package berisi tool-tool untuk membangun sebuah desain Process - Merupakan unit eksekusi VHDL - Semua operasi yang ditampilkan dalam deskripsi VHDL menggunakan satu atau lebih process
  • 8. Bahasa VHDL 8 Entity Contoh : Deskripsi Multiplexer Entity mux is PORT(a, b, c, d : IN BIT; s0, s1 : OUT BIT; x : OUT BIT); END mux;
  • 9. Bahasa VHDL 9 Architecture Contoh : behaviour dari mux Architecture dataflow OF mux IS SIGNAL seleksi : INTEGER; BEGIN seleksi <= 0 when s0 = ‘0’ AND s1 = ‘0’ ELSE 1 when s0 = ‘1’ AND s1 = ‘0’ ELSE 2 when s0 = ‘0’ AND s1 = ‘1’ ELSE 3; x <= a when seleksi = 0 ELSE b when seleksi = 1 ELSE c when seleksi = 2 ELSE d; END dataflow;
  • 10. Bahasa VHDL 10 Program lengkap untuk deskripsi mux 4x1 : Library ieee; Use ieee.std_logic_1164.ALL; Entity mux is PORT(a, b, c, d : IN BIT; s0, s1 : IN BIT; x : OUT BIT); END mux; Architecture dataflow OF mux IS SIGNAL seleksi : INTEGER; BEGIN seleksi <= 0 when s0 = ‘0’ AND s1 = ‘0’ ELSE 1 when s0 = ‘1’ AND s1 = ‘0’ ELSE 2 when s0 = ‘0’ AND s1 = ‘1’ ELSE 3; x <= a when seleksi = 0 ELSE b when seleksi = 1 ELSE c when seleksi = 2 ELSE d; END dataflow;
  • 11. Bahasa VHDL 11 Menggunakan Bahasa Pemrograman VHDL dengan software WARP 1. Install software WARP ver 4 2. Akan didapatkan 3 file :Galaxy, Nova dan Warp Toolbar 3. Galaxy digunakan untuk editor program yang ditulis 4. Nova digunakan untuk proses simulasi setelah didapatkan file JEDEC-nya(hasil dari compiling di Galaxy)
  • 12. Bahasa VHDL 12 Memulai Editor Galaxy Memulai file baru Meng-compile current file Jenis device yang tersedia
  • 13. Bahasa VHDL 13 Tampilan Editor Galaxy Jika seluruh program sudah diketik, simpan dengan nama baru. Ekstensi yang dihasilkan adalah *.vhd. File ini dapat di-compile dengan fasilitas “smart compile project” Smart compile project
  • 14. Bahasa VHDL 14 Untuk mendapatkan file JEDEC, masukkan file *.vhd yang sudah dibuat tadi ke menu utama. File Æ Add Æ pilih nama file (klik 2x) Æ OK Pada tombol Set Top Æ klik nama file yang akan dicari JEDEC-nya Compile dengan fasilitas tombol SMART
  • 15. Bahasa VHDL 15 Menu proses compile file .vhd. Pada menu ini ditunjukkan kesalahan-kesalahan syntax pada program yang ditulis. Jika ada kesalahan syntax, kembali ke program .vhd tadi, betulkan. Ulangi compile lagi, sampai benar-benar didapatkan file JEDEC- nya (dengan ekstensi *.jed)
  • 16. Bahasa VHDL 16 Tutup proses compile JEDEC. Panggil program NOVA untuk simulasi : Tool Æ Nova Tampilan awal program Nova
  • 17. Bahasa VHDL 17 Tampilan Timing Diagram pada Nova : Input data Input selektor output
  • 18. Bahasa VHDL 18 • Nilai dari data-data input dapat dibuat dengan memberi nilai logika “0” atau “1” pada masing-masing input. • Pada tombol input, klik 1x sampai keluar garis putus-putus, letakkan cursor pada garis diagram, drag ke arah kanan sepanjang yang diinginkan. Akan muncul warna biru. • Ketik “1” atau “0” sehingga garis akan menunjukkan garis logika “1” atau “0”. • Lakukan untuk semua tombol input. • Untuk melakukan simulasi : Simulate Æ execute • Akan muncul hasil simulasi pada diagram output (berwarna merah)
  • 19. Bahasa VHDL 19 Hasil simulasi mux 4x1 pada NOVA